JPH083016Y2 - 半導体用リードフレーム - Google Patents
半導体用リードフレームInfo
- Publication number
- JPH083016Y2 JPH083016Y2 JP12769789U JP12769789U JPH083016Y2 JP H083016 Y2 JPH083016 Y2 JP H083016Y2 JP 12769789 U JP12769789 U JP 12769789U JP 12769789 U JP12769789 U JP 12769789U JP H083016 Y2 JPH083016 Y2 JP H083016Y2
- Authority
- JP
- Japan
- Prior art keywords
- lead
- semiconductor
- lead frame
- die
- die bond
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Die Bonding (AREA)
- Lead Frames For Integrated Circuits (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12769789U JPH083016Y2 (ja) | 1989-10-31 | 1989-10-31 | 半導体用リードフレーム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12769789U JPH083016Y2 (ja) | 1989-10-31 | 1989-10-31 | 半導体用リードフレーム |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0365242U JPH0365242U (en]) | 1991-06-25 |
JPH083016Y2 true JPH083016Y2 (ja) | 1996-01-29 |
Family
ID=31675444
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP12769789U Expired - Fee Related JPH083016Y2 (ja) | 1989-10-31 | 1989-10-31 | 半導体用リードフレーム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH083016Y2 (en]) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009032899A (ja) * | 2007-07-27 | 2009-02-12 | Renesas Technology Corp | 半導体装置 |
-
1989
- 1989-10-31 JP JP12769789U patent/JPH083016Y2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH0365242U (en]) | 1991-06-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4355463A (en) | Process for hermetically encapsulating semiconductor devices | |
US4974057A (en) | Semiconductor device package with circuit board and resin | |
US5874784A (en) | Semiconductor device having external connection terminals provided on an interconnection plate and fabrication process therefor | |
JP3205235B2 (ja) | リードフレーム、樹脂封止型半導体装置、その製造方法及び該製造方法で用いる半導体装置製造用金型 | |
JP3170199B2 (ja) | 半導体装置及びその製造方法及び基板フレーム | |
JP4095827B2 (ja) | 半導体装置 | |
JPH11312706A (ja) | 樹脂封止型半導体装置及びその製造方法、リードフレーム | |
JPH11260856A (ja) | 半導体装置及びその製造方法並びに半導体装置の実装構造 | |
JP3893624B2 (ja) | 半導体装置用基板、リードフレーム、半導体装置及びその製造方法、回路基板並びに電子機器 | |
JPH083016Y2 (ja) | 半導体用リードフレーム | |
JP2569400B2 (ja) | 樹脂封止型半導体装置の製造方法 | |
JP3127584B2 (ja) | 樹脂製中空パッケージを用いた半導体装置 | |
JP2010050288A (ja) | 樹脂封止型半導体装置およびその製造方法 | |
JP2005311099A (ja) | 半導体装置及びその製造方法 | |
EP0474224B1 (en) | Semiconductor device comprising a plurality of semiconductor chips | |
JP2003179193A (ja) | リードフレームおよびその製造方法ならびに樹脂封止型半導体装置およびその製造方法ならびに樹脂封止型半導体装置の検査方法 | |
JPH09172033A (ja) | 半導体装置およびその製造方法 | |
JPH11265964A (ja) | 半導体装置とその製造方法 | |
JP2800806B2 (ja) | 半導体装置及びその製造方法 | |
JP2707659B2 (ja) | 樹脂封止型半導体装置 | |
JP3738144B2 (ja) | 半導体装置の製造方法 | |
JP2958154B2 (ja) | 半導体装置 | |
JP2002164496A (ja) | 半導体装置およびその製造方法 | |
JPS60200534A (ja) | 半導体装置 | |
JP2002164497A (ja) | 半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |